产品中心 / 100BASE-FX-PHY

100BASE-FX Soft-PHY IP Core

无需外部 PHY 芯片,直接驱动 SFP 光模块的纯逻辑解决方案。
集成了 4B/5B 编码、NRZI 转换及 CDR 时钟恢复,为工业以太网设备显著降低 BOM 成本。

BOM Saver IEEE 802.3u Direct SFP Drive Low Resource

成本优势 (Cost Saving)

TRADITIONAL DESIGN
FPGA
MAC
PHY Chip ($$)
Optical
SFP
FPGAplus
SOFT-PHY DESIGN
FPGA
MAC Soft PHY
Optical
SFP

Save ~$2.00 - $5.00 per port

技术细节

PCS + PMA 层实现

完整实现物理编码子层 (PCS) 的 4B/5B 编码与 PMA 层的 NRZI 转换,符合 IEEE 802.3u 规范。

数字时钟恢复 (CDR)

内置全数字 CDR 逻辑,利用 FPGA 的 4x 过采样技术从光信号中提取 125MHz 时钟。

标准 MAC 接口

向上层逻辑提供标准的 MII (Media Independent Interface) 接口,可无缝对接任何开源 MAC 核。

信号检测 (Signal Detect)

支持光模块的 SD (Signal Detect) 信号去抖动与链路状态机控制,包含远端故障指示 (FEFI)。

引脚定义 (Pinout)

TO SFP Module (Physical)
  • TX_P / TX_N LVDS Out
  • RX_P / RX_N LVDS In
  • SFP_SD LVTTL In
  • SFP_TX_DIS LVTTL Out
TO FPGA MAC (Internal)
  • MII_TX_CLK Input
  • MII_TXD[3:0] Input
  • MII_RX_CLK Output
  • MII_RXD[3:0] Output

极低资源占用

FPGA Family Slice LUTs Registers Logic Cost
Xilinx Artix-7 ~ 550 ~ 480 Very Low
Intel Cyclone IV/V ~ 400 LEs ~ 450 Very Low
Lattice iCE40 ~ 650 LCs ~ 500 Ultra Low

* 资源占用极低,非常适合在低成本 FPGA 上实现多口光纤交换机。

交付件清单

Encrypted Netlist (ngc/edif)
SDC Timing Constraints
Verilog RTL Source Code
User Manual (PDF)
Reference Design (Vivado)