INDUSTRIAL GRADE FPGA IP CORES
提供 微秒级时延 的以太网交换、HSR/PRP 冗余及 SDH 传输 IP 核。 可全 RTL 源码交付,兼容 Xilinx 及国产 FPGA 平台。
支持 DANH, RedBox 及 QuadBox 模式。内置硬件节点表与重复帧剔除逻辑,确保零丢包、零恢复时间。
1G/10G 线速转发引擎。支持 VLAN (802.1Q), QoS (802.1p) 及组播过滤,确定性时延 < 3μs。
光纤物理层逻辑实现。直接驱动 SFP 光模块,无需外部 PHY 芯片,显著降低 BOM 成本。
4通道 155M/622M/2.5G 自适应成帧器。硬件处理指针调整(Pointer Processing),完美替代停产 ASSP。
支持 100M/1000M 自适应端口的 Ethernet over SDH 映射引擎。集成 GFP 封装与 VCAT/CCAT 级联技术,支持从低阶 VC-12 到高阶 VC-4 的灵活带宽配置。
评估版
单项目授权
源码授权
FPGAplus 核心团队源自通信与半导体巨头。我们深耕底层逻辑 15 年,坚持“全硬逻辑 (Pure RTL)”的设计理念。 我们的 IP 已成功部署于国家电网智能变电站、高铁列控系统及运营商级传输设备中。
无论是索取数据手册 (Datasheet),还是咨询国产 FPGA 适配方案,我们的工程师随时待命。